<span id='zhfuz'></span>
    <i id='zhfuz'></i>
  1. <tr id='zhfuz'><strong id='zhfuz'></strong><small id='zhfuz'></small><button id='zhfuz'></button><li id='zhfuz'><noscript id='zhfuz'><big id='zhfuz'></big><dt id='zhfuz'></dt></noscript></li></tr><ol id='zhfuz'><table id='zhfuz'><blockquote id='zhfuz'><tbody id='zhfuz'></tbody></blockquote></table></ol><u id='zhfuz'></u><kbd id='zhfuz'><kbd id='zhfuz'></kbd></kbd>
  2. <fieldset id='zhfuz'></fieldset>

    <code id='zhfuz'><strong id='zhfuz'></strong></code>

      1. <i id='zhfuz'><div id='zhfuz'><ins id='zhfuz'></ins></div></i>

        <acronym id='zhfuz'><em id='zhfuz'></em><td id='zhfuz'><div id='zhfuz'></div></td></acronym><address id='zhfuz'><big id='zhfuz'><big id='zhfuz'></big><legend id='zhfuz'></legend></big></address><dl id='zhfuz'></dl>
        <ins id='zhfuz'></ins>

          清華團隊研制出全球首款多陣列憶阻器存算一體系統

          • 时间:
          • 浏览:122

            隨著人工智能應用

            對計算和存儲需求的不斷提升

            集成電路芯片技術

            面臨諸多新的挑戰

            清華大學錢鶴、吳華強團隊等

            合作研發出

            基於多個憶阻器陣列的存算一體系統

            在處理卷積神經網絡時的能效

            比圖形處理器芯片高兩個數量級

            大幅提升瞭計算設備的算力

            成功實現瞭以更小的功耗

            和更低的硬件成本

            完成復雜的計算

            相關成果近日已在

            《自然》在線發表

            近日,清華大學微電子所、未來芯片技術高精尖創新中心錢鶴、吳華強教授團隊與合作者在《自然》在線發表瞭題為“Fully hardware-implemented memristor convolutional neural network”的研究論文,報道瞭基於憶阻器陣列芯片卷積網絡的完整硬件實現。該成果所研發的基於多個憶阻器陣列的存算一體系統,在處理卷積神經網絡(CNN)時的能效比圖形處理器芯片(GPU)高兩個數量級,大幅提升瞭計算設備的算力,成功實現瞭以更小的功耗和更低的硬件成本完成復雜的計算。

          多個憶阻器陣列芯片協同工作示意圖。基於憶阻器陣列可以實現基於物理定律(歐姆定律和基爾霍夫定律)的並行計算,同時實現存儲與計算一體化,突破“馮諾依曼瓶頸”對算力的限制。

          基於憶阻器芯片的存算一體系統

            隨著人工智能應用對計算和存儲需求的不斷提升,集成電路芯片技術面臨諸多新的挑戰。一方面,隨著摩爾定律放緩,通過集成電路工藝微縮的方式獲得算力提升越來越難,另一方面,在傳統“馮諾依曼”架構中,計算與存儲在不同電路單元中完成,會造成大量數據搬運的功耗增加和額外延遲。阿裡達摩院在2020年1月發佈瞭《2020十大科技趨勢》報告,其中第二大趨勢為“計算存儲一體化突破AI算力瓶頸”。報告指出:“數據存儲單元和計算單元融合為一體,能顯著減少數據搬運,極大提高計算並行度和能效。計算存儲一體化在硬件架構方面的革新,將突破AI算力瓶頸”。基於憶阻器的新型存算一體架構可以利用歐姆定律和基爾霍夫電流定律的實現基於物理定律的原位計算(Compute on Physics),打破“馮諾依曼”架構中的算力瓶頸問題,滿足人工智能等復雜任務對計算硬件的高需求。

            當前國際上的相關研究還停留在簡單網絡結構的驗證,或者基於少量器件數據進行的仿真,基於憶阻器陣列的完整硬件實現仍然有很多挑戰:器件方面,制備高一致、可靠的多值憶阻器陣列仍是挑戰;系統方面,受憶阻器的阻變機理制約,器件固有的非理想特性(如器件間波動,器件電導卡滯,電導狀態漂移等)會導致計算準確率降低;架構方面,憶阻器陣列實現卷積功能需要以串行滑動的方式連續采樣、計算多個輸入塊,無法匹配全連接結構的計算效率。

            錢鶴、吳華強教授團隊通過優化材料和器件結構,成功制備出瞭高性能的憶阻器陣列。為解決器件非理想特性造成的系統識別準確率下降問題,提出一種新型的混合訓練算法,僅需用較少的圖像樣本訓練神經網絡,並通過微調最後一層網絡的部分權重,使存算一體架構在手寫數字集上的識別準確率達到96.19%,與軟件的識別準確率相當。與此同時,提出瞭空間並行的機制,將相同卷積核編程到多組憶阻器陣列中,各組憶阻器陣列可並行處理不同的卷積輸入塊,提高並行度來加速卷積計算。在此基礎上,該團隊搭建瞭全硬件構成的完整存算一體系統,在系統裡集成瞭多個憶阻器陣列,並在該系統上高效運行瞭卷積神經網絡算法,成功驗證瞭圖像識別功能,證明瞭存算一體架構全硬件實現的可行性。

          存算一體系統架構

            近年來,錢鶴、吳華強教授團隊長期致力於面向人工智能的存算一體技術研究,從器件性能優化、工藝集成、電路設計及架構與算法等多層次實現創新突破,先後在《自然通訊》(Nature Communications)、《自然電子》(Nature Electronics)、《先進材料》(Advanced Materials)等期刊以及國際電子器件會議 (IEDM)、國際固態半導體電路大會(ISSCC)等頂級學術會議上發表多篇論文。

          團隊合影

            清華大學微電子所吳華強教授是本論文的通訊作者,清華大學微電子所博士生姚鵬是第一作者。該研究工作得到瞭國傢自然科學基金委、國傢重點研發計劃、北京市科委、北京信息科學與技術國傢研究中心及華為技術有限公司等支持。